[ad_1]

KHPTO – Microchip Technology vừa ra mắt 4 dòng bộ đệm vi sai clock 20 ngõ ra dành cho các ứng dụng trung tâm dữ liệu thế hệ mới vượt xa tiêu chuẩn tần số dao động PCIe Gen 5.

ZL40292 (điểm cuối 85 Ω) và ZL40293 (điểm cuối 100 Ω) được thiết kế riêng nhằm đáp ứng thông số của DB2000Q, trong khi ZL40294 (điểm cuối 85 Ω) và ZL40295 (điểm cuối 100 Ω) đáp ứng tiêu chuẩn ngành DB2000QL. Chúng có thể là những giải pháp phù hợp cho các dòng máy chủ, trung tâm dữ liệu, thiết bị lưu trữ thế hệ mới và các ứng dụng PCIe khác; đáp ứng thông số PCIe Gen 1, 2, 3 và 4.

Mỗi bộ đệm là một thành phần bổ trợ cho các chipset trong trường hợp yêu cầu xung clock phân bổ qua nhiều thiết bị ngoại vi, như bộ xử lý trung tâm (CPU), mảng cổng lập trình được dạng trường (FPGA) và lớp vật lý (PHY) trong máy chủ trung tâm dữ liệu và thiết bị lưu trữ, và nhiều ứng dụng PCIe khác.

Những thiết bị này sẽ giảm tần số chập chờn khi phân phối xung clock cho tối đa 20 ngõ ra, duy trì tính toàn vẹn và chất lượng của tín hiệu xung clock đi qua bộ đệm.

Dòng bộ đệm mới có độ suy hao công suất thấp, tiết kiệm điện với tiêu chuẩn Low-Power High-Speed Current Steering Logic (logic dẫn dòng công suất thấp, tốc độ cao, LP-HCSL).

So với tiêu chuẩn HCSL, thì LP-HCSL chỉ tiêu thụ một phần ba lượng điện năng, giảm đáng kể mức tiêu thụ điện. Tính năng này cho phép thiết kế đường mạch dài hơn trên bo mạch, cải thiện định tuyến tín hiệu, đồng thời giảm không gian cho linh kiện và bo mạch. Đơn cử, ZL40292 có thể loại trừ tối đa 80 biến trở đầu cuối (4 biến trở/ngõ ra) so với các bộ đệm HCSL truyền thống.

Hiện tại, khách hàng có thể đặt ZL40292 và ZL40293 theo các gói QFN 10 x 10 mm, 72 chân. Trong khi đó, ZL40294 và ZL40295 thì cho phép dùng thử theo các gói QFN 6 x 6, 80 chân.

Microchip-ZL4029X

nguồn
(http://www.khoahocphothong.com.vn/microchip-ra-mat-4-dong-bo-dem-vi-sai-clock-20-ngo-ra-53234.html)

Source link

Đưa ra một phản hồi

Vui lòng nhập bình luận của bạn!
Vui lòng nhập tên của bạn ở đây